门阵列
门阵列是ASIC系列的成员,在开发成本最低的开发周期内提供快速转弯。这是通过EPSON Stocking预制造基础/散装晶片实现的,所述底座/散装晶片具有以阵列的形式布置。我们的客户设计连接晶体管的“接线”,为ASIC的设计带来了特定的功能。
散装晶片具有不同数量的晶体管,为客户提供广泛的选择来实现其电路,从而使客户能够选择从设计提供灵活性的设计添加或减去功能。
地位 | 系列 | |||
---|---|---|---|---|
MP. | 3,548KB. |
S1L60000 | 0.25μm. | 高速和超高集成 |
MP. | 2,475K |
S1L50000 | 0.35μm | 对应5V接口,高速和集成 |
MP. | 2,580KB. |
s1l5v000. | 0.35μm | 5V单电源 |
嵌入式阵列
嵌入式阵列将栅极阵列的快速转弯与在标准单元中提供的系统级功能实现的能力相结合。通过与嵌入式阵列设计过程并联的一些晶片制造过程来实现快速转动。在选择嵌入的阵列方法时,设计者在最后一分钟内交易了更改批量的能力,可能使用门阵列,需要实现系统级功能,栅极阵列状况如此。
通过提供门阵列,标准单元和嵌入式阵列; EPSON提供了满足客户个人需求的选择。
地位 | 系列 | ||||
---|---|---|---|---|---|
MP. | - | S1X80000. | 0.15μm | 较低的功耗 | |
MP. | 3,354KB. |
S1X60000. | 0.25μm. | 高速和高集成 | |
MP. | - | S1X50000. | 0.35μm | 高功能(宏观电池),低功耗 |
标准细胞
标准单元是半定制IC,可实现最佳设计的内部逻辑单元,诸如ROM和RAM,CPU和模拟电路的存储器,以在同一芯片上实现。因此,标准电池使得能够更具设计灵活性,而不是门阵列,提供更先进的功能和更高的集成,并且可以作为为客户需求进行优化的系统LSI开发。这种优化允许实现更高级的功能和低功耗。
请联系你的爱普生代表对于未列出手册/技术文件的产品。